降低開關電源EMI,需要從噪聲源和傳播路徑入手。首先,對于噪聲源,可以通過加吸收電路,減小di/dt和dv/dt來降低其EMI水平,但是這樣一來,開關電源的效率將會受到影響,需要對這兩者進行一定的取舍。
然后是對傳播路徑進行改進。改進的目的是要使傳播路徑對于干擾的阻抗增大,阻斷其向接收器的傳播,而對于電網提供的功率,阻抗要小,從而增加開關電源的工作效率。
選取元件時需要盡量選取寄生參數影響小的元件,比如電容的ESR和ESL要盡量小,功率電感的寄生電容要小等。在PCB以及散熱片的位置等設計過程中,也要盡可能增大對干擾傳播路徑的阻抗,使噪聲盡可能少的通過PCB路徑傳導到接收器。
如果以上所有降低EMI的措施都完成了還沒有達到EMC的標準,就可以根據前面仿真分析得到的差模和共模干擾的波形對濾波器進行設計。在設計濾波器的時候,也同樣要注意元件的布局,還有PCB寄生參數對濾波器阻抗的影響,其本質也是增大對干擾的阻抗,使干擾無法通過傳播路徑。開關電源設計流程如圖5所示。
圖5 開關電源設計流程
6 結論
綜上所述,目前對于開關電源傳導干擾的預測方法有時域方法和頻域方法兩種,由于時域方法需要使用很小的計算步長,需要花費很長的計算時間,容易出現仿真結果不收斂的問題。同時,時域仿真得到的結一體電感器工廠果往往不能清晰地分析電路中各個變量對干擾的影響。而頻域仿真物理意義清晰,更容易判斷各參數對EMI的影響,能夠為降低EMI提供有力依據,關鍵問題是建立合理的干擾源和傳播途徑的頻域模型。
對于PCB寄生參數的提取,有很多軟件,這些軟件適合的領域不盡相同,可以根據任務需求進行選擇。
對于高頻等效電路模型,可以通過電路分析的方法忽略一些對EMI影響很小的互感、互容等因素,既減少計算量,又不會降低過多的計算精度。
降低EMI的主要方法就是使傳播路徑對電磁干擾的阻抗增大,使電磁干擾盡可能少的通過傳播路徑,對于濾波器設計可以分別根據DM 噪聲和CM 噪電感聲的仿真結果進行設計,并且需要特別注意濾波器的元件布局,