益華電腦(Cadence Design Systems, Inc.)宣布,展訊通訊(上海)公司(Spreadtrum Communications (Shanghai) Co., Ltd.,)運用全新的 Cadence Innovus 設計實現系統,大幅縮短數百萬級 28nm IP 模組的周轉時間(TAT),同時達成功耗、效能與面積(PPA)目標。相較于使用其原先的方案, Innovus 方案大幅減少展訊這 IP模組的周轉時間,同時滿足原定的 PPA 目標。
展訊設計執行速度的提升與產能的增益,導源于 Innovus 設計實現系統的最新的 GigaPlace 布局引擎,高品質布局最佳化搭配先進的全流程多重執行緒技術強化的快速收斂。多重執行緒技術貫穿整個 Innovus 設計流程,讓目前設計伺服器領域中常見的8 與16顆CPU機器能夠發揮最佳產能。
展訊通訊ASIC副總裁Robin Lu表示:“與原先的解決方案相較, Innovus 設計實現系統大幅提升展訊一個數百萬級關鍵 IP 核心的執行速度。由于執行速度的提升,我們能夠在競爭日益激烈的行動裝置市場上,很有信心地采取積極時程表,同時提供卓越的品質。”
Cadence 數位與Signoff事業群資深副總裁Anirudh Devgan表示:“在這個http://www.szfpc.net/大電流電感以上市前置時間很短,以快速周轉時間積極達成 PPA 至為關鍵的市場上,展訊的設計堪稱為行動應用中極為復雜的設計。 Innovus 設計實現系統提供卓越的起始布局,利用它大量的多重執行緒最佳化引擎,在最佳的時間內達成功耗、效能和面積目標,讓這些復雜的設計得以加速實現。”
Innovus設計實現系統是新一代實體大電流電感設計實現解決方案,讓系統晶片(SoC)開發人員能夠提供具備同級最佳PPA的高品質設計,同時縮短上市前置時間。
大功率電感廠家 |大電流電感工廠