數字波束形成技術充分利用陣列天線所獲取的空間信息,通過信號處理技術使波束獲得超分辨率和低副瓣的性能,實現了波束的掃描、目標的跟蹤以及空間干擾信號的零陷,因而數字波束形成技術在雷達信號處理、通信信號處理以及電子對抗系統中得到了廣泛的應用。數字波束形成是把陣差模電感器列天線輸出的信號進行AD采樣數字化后送到數字波束形成器的處理單元,完成對各路信號的復加權處理,形成所需的波束信號。只要信號處理的速度足夠快,就可以產生不同指向的波束。由于數字波束形成一般是通過DSP或FPGA用軟件實現的,所以具有很高的靈活性和可擴展性。本文主要介紹了一個自適應波束形成器的原理及其實現方法,結合當今最先進的可編程芯片,包括數字信號處理器(DSP),現場可編程邏輯門陣列(FPGA)實現了數字波束形成,適用于如3坐標雷達系統等復雜陣列信號處理系統。其研制成果已應用在多部相控陣雷達中,縮小了我國在這個領域與其他國家之間的差距,具有重要的經濟意義和軍事意義。
1 數字波束形成系統的基本結構
采用數字方法對陣元接收信號加權處理形成天線波束,陣列天線陣元的方向圖是全方向的,陣列的輸出經過加權求和后,將陣列接收的方向增益聚集在一個方向上,相當于形成了一個波束,這就是數字波束形成的物理意義。數電感器生產廠家字波束形成器一般由兩個主要部分組成,一部分是以數字信號處理器和自適應算法為核心的最優(次優)權值產生網絡,另一部分是以動態自適應加權網絡構成的自適應波束形成網絡。波束形成算法是波束形成的核心和理論基礎,他通過接收的信號和一些先驗知識計算出加權因子,然后再對輸入的信號在波束形成網絡中進行加權處理完成波束形成。
當進行多波束形成時,系統基本構成如圖1所示。陣列天線每個陣元收到的信號經過混頻、中放和正交相位檢波,變為正交視頻信號I和Q分量,再分別經由AD變換器轉變為數字量I和Q,將數字信號送入波束形成運算器,分別與N組權值進行復數乘法運算,即得到所需的N個波束通道的信號。數字波束形成運算器由FPGA通過編程實現,主要進行權值的存儲和把各路波束所需的權值信息存儲于FPGA內部的存儲模塊中,通過進行乘加運算,來實現多波束的產生。
本文選用Altera公司的STRATIX器件,及其仿真軟件QuartusⅡ4.1,運用VHDL語言與Altera的megafun-citions模塊化函數庫相結合編程設計來實現數字多波束形成器。文中舉例所用的天線陣為N陣元等距線陣,在數字波束形成部分要實現十路數字波束形成。
2基于FPGA和ADSP器件的數字波束形成器的實現
2.1硬件組成
數字波束形成器由3片FPGA和1片ADSP-21060器件來實現,其中第一片和第二片FPGA完成輸入接收通道的校正以及復數乘法累加運算并最終形成十個波束;第三片FPGA完成整個系統的的時序和模式控制并將前兩片FPGA運算的結果合成后輸出,需要時副瓣對消的運算也在這一片完成。ADSP-21060器件主要完成接收通道校正系數和波束形成系數的實時計算,需要時進行副瓣對消系數的計算和發射通道校正運算。系統組成框圖如圖電感濾波器2所示。
其中總線上的標號解釋如下:
1:輸入的多通道A/D中頻采樣后的數字信號;
2:第三片FPGA傳輸控制信號給前兩片FPGA;
3:前兩片FPGA乘法累加運算結果輸出到第三片FPGA;
4,5,6:ADSP-21060與FPGA的數據總線;
7:數字波束形成器的最終輸出數據;
8:外部輸入的模式控制信號。
為了讓硬件平臺具有很強的通用性,對于FPGA器件,選用了Altera公司含有大容量片內RAM和硬件乘法器的Stratix系列的EPlS60芯片,該芯片有18個硬件乘法器模塊,內部存儲空間達到5 215 kb,邏輯單元數達到了57 120 les,完全能滿足此波束形成器的實現,并能利用冗余空間放置其他運算單元和控制模塊,基本實現了系統的集成化模塊化設計。且此器件的運算頻率完全滿足需要,片內大量的剩余資源空間可以提供給后續部分的使用。 大功率電感廠家 |大電流電感工廠